ModelSim是优秀的HDL仿真软件之一,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。《ModelSim电子系统分析及仿真》以ModelSim6.1f版软件为例,由浅入深、循序渐进地介绍了ModelSim6.1f软件各部分知识,包括ModelSim6.1f的基础知识、菜单命令、库和工程的建立与管理、Verilog/VHDL文件的编译仿真及采用多种方式分析仿真结果等知识。书中配有大量的插图和详细的讲解,并结合实例讲解使用ModelSim进行仿真操作的基本知识和方法技巧。
内容简介
前言
第1章 概述
1.1 IC设计与Model Sim
1.2 Model Sim应用基本流程
第2章 操作界面
2.1 整体界面
2.2 菜单栏
2.3 工具栏
2.4 工作区
2.5 命令窗口
2.6 MDI窗口
2.7 界面的设置
第3章 工程和库
3.1 Model Sim工程
3.2 Model Sim库
第4章 Model Sim对不同语言的仿真
4.1 VHDL仿真
4.2 Verilog仿真
4.3 System C仿真
4.4 混合语言仿真
第5章 利用Model Sim进行仿真分析
5.1 仿真概述
5.2 WLF文件和虚拟对象
5.3 利用波形编辑器产生激励
5.4 采用描述语言生成激励
5.5 Model Sim波形分析
5.6 存储器的查看和操作
5.7 数据流窗口的使用
5.8 综合实例
第6章 Model Sim的协同仿真
6.1 Model Sim与Debussy的协同仿真
6.2 Model Sim与Matlab的协同仿真
第7章 Model Sim对不同公司器件的后仿真
7.1 Model Sim对Altera器件的后仿真
7.2 Model Sim对Xilinx器件的后仿真
第8章 Model Sim的其他功能
8.1 C调试
8.2 Model Sim的剖析工具
8.3 覆盖率检测
8.4 信号探测
8.5 采用Job Spy控制批处理仿真
第9章 Model Sim的文件和脚本
9.1 SDF文件
9.2 VCD文件
9.3 Tcl和DO文件

