电路图是代码的基础,代码是电路图的描述,这是数字逻辑系统设计的基本思路。本书正是遵循这种思路,从电路出发系统地介绍了Verilog语言的知识。本书以通俗幽默的语言介绍了Verilog语言的基础知识以及对应的电路设计技巧,其中重点强调了“看图(电路图)说话(写Verilog代码)”的思想。除了基本知识、可综合语句、仿真验证外,还讲解了复杂系统设计方法,介绍了3种不同算法的DDS系统的设计。通过阅读本书,读者可以熟练、全面地掌握针对工程实践的Verilog语言的知识,并且了解了系统算法与定点化、系统结构与电路设计等概念。在今后的工程实践中,这些对于一个合格的数字逻辑设计工程师而言,都是必须掌握的知识。

作者

吴涛,从事过关于W-CDMA的FPGA IP core设计工作,也完成过W-CDMA和TDS-CDMA的接收机理论研究和链路仿真工作。综合上面的工作,最终选择了无线通讯的系统设计和标准设计工作。目前,有100多个已经授权的发明专利,也是某个通讯行业标准文件的**作者,还有专利的思想被写入3GPP的协议。

查看全部
目录

内容简介

引子

注释

鸣谢

其他

忍者学校篇

第1章 基础知识

第2章 语言层次

注释

下忍篇

第3章 组合操作

第4章 还是组合

注释

中忍篇

第5章 时序逻辑

第6章 工程话题

注释

上忍篇

第7章 灵活模块

第8章 电路之外

注释

火影篇

第9章 综合例子

附录

附录A 给逻辑派和语法党的索引常用Verilog关键词的逻辑归类

附录B 电路门门规代码风格与规则

附录C 基本拳谱有关开发与仿真环境的资料

查看全部
书评
查看更多
请您登录后发表评论 登录 | 注册
我的评分:
提交
0/400